首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   7篇
  免费   1篇
  国内免费   1篇
大气科学   1篇
地球物理   1篇
地质学   2篇
天文学   3篇
综合类   2篇
  2022年   1篇
  2014年   1篇
  2011年   1篇
  2007年   3篇
  2004年   2篇
  2003年   1篇
排序方式: 共有9条查询结果,搜索用时 898 毫秒
1
1.
对CPLD(复杂可编程逻辑器件)技术的基本特征和发展趋势作了简要介绍,揭示了该技术在现代数字系统中的重要地位及作用.利用CPLD对时统设备IRIG-B码产生器进行集成,其实验结果表明,集成了的B码产生器不但简单、可靠,而且便于调试,克服了以往硬件电路复杂的缺点.  相似文献   
2.
介绍了VHDL(Very High Speed Integrated Circuit Hardware DescHption Language)语言和IP核的特点,通过实例,详细阐述了IP核的使用方法和步骤,最后初步阐述了电路的优化方法。  相似文献   
3.
介绍了VHDL语言的发展和Linux操作系统,详细探讨了Linux环境下VHDL编译系统的设计.重点介绍了词法分析、语法分析、语义分析、符号表管理、出错处理及中间数据结构CDFG生成等6个模块.系统生成VHDL源描述的中间数据结构CDFG作为VHDL高层次综合的输入.  相似文献   
4.
随着风云气象卫星事业的飞速发展,卫星观测通道数量不断增加、时间和空间分辨率不断提高,原始数据码速率已经由每秒几十兆比特上升为几百兆比特,不久将达到千兆以上.卫星的主要任务是获取遥感数据,从某种角度而言,卫星的价值等价于遥感数据的质量和大小.原始数据通过无线电载波传输至地面站,从载波中准确无误地解调出原始数据,是风云卫星...  相似文献   
5.
首先分析了KAI-04022行间转移面阵CCD以及模拟前端信号处理器AD9845B的工作原理及控制要求;重点介绍了在QUARTUS 8.0的开发环境下,使用VHDL语言与FPGA器件对此图像采集系统的数字控制部分进行的分析与设计过程,并给出了系统仿真波形图。最后对硬件电路进行了测试,给出了主要输出端口的实测波形,并对仿真与实测波形进行了比较与分析。  相似文献   
6.
自动成像协会(AutomatedImagingAssociation,AIA)在2013年初发布了用于高速图像数据传输的USB3Vision标准。首先简要介绍了基于该标准的EMCCD相机高速数据传输系统的设计方案,重点介绍了传输系统的构建和图像采集软件的设计。其中,传输系统的构建主要是在QUARTUSII的开发环境下,移植EMCCD相机数字控制器,使用VHDL语言编程设计一个控制器,产生USB3.0芯片USB3014的读写时序以及相关的逻辑信号,并且完成模拟图像产生和针对USB3Vision标准的数据传输格式转换的功能;图像采集软件的编写是在VS2010开发环境下利用CYPRESS公司提供的应用程序接151(API),采用c++语言实现。最后进行了模拟图像的采集实验,并且进行了误码率估算。  相似文献   
7.
针对网上教学系统关键技术,提出了一种采用CPLD来实现三重DES加密算法的设计方法.最后用一片Altera的MAX7128S实现了该算法.  相似文献   
8.
基于逆重复m序列的精细探测电法发送机设计   总被引:3,自引:3,他引:3       下载免费PDF全文
介绍了基于伪随机相关辨识理论的电法发送机设计思想.通过分析逆重复m序列伪随机信号的性质,产生原理,以及伪随机信号系统辨识的原理,研究了其在电法勘探应用中的可行性.用工程软件MATLAB仿真产生了逆重复m信号的波形,并分析了频谱和自相关函数,对产生伪随机信号的序列长度和时钟频率等参数的选择作出讨论,以说明其作为电法勘探场源的优良特点.作出了电法发送机系统初步设计,包括主控单元、逆变器、GPS同步,电流测量等模块,发送机信号控制单元采用硬件描述语言VHDL设计,并用CPLD可编程逻辑器件LC4256V实现了硬件产生m序列和逆重复m序列,及各种控制信号.宽频带、密频比,抗干扰能力强是其主要特点,在电法勘探中有良好的应用前景.  相似文献   
9.
VHDL是EDA的关键技术之一。有限状态机是实现高效率高可靠逻辑控制的重要途径。本文通过使用VHDL硬件描述语言和复杂可编程逻辑器件EP1C3TC144设计模4可逆计数器电路的过程,详细介绍了硬件描述语言(VHDL)和MAX plusII集成开发软件在现代数字电子设计中的应用,阐述了有限状态机的特点,以及基于VHDL的有限状态机设计的方法和过程,并对设计过程中容易出现的问题进行了讨论。基于有限状态机的计数器有效消除了计数器中经常出现的时序毛刺现象,该模4可逆计数器在可编程逻辑器件EP1C3TC144上实现。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号