首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   74篇
  免费   4篇
  国内免费   3篇
测绘学   18篇
大气科学   5篇
地球物理   7篇
地质学   5篇
海洋学   5篇
天文学   25篇
综合类   16篇
  2024年   1篇
  2022年   2篇
  2021年   1篇
  2019年   3篇
  2018年   1篇
  2017年   3篇
  2015年   1篇
  2014年   5篇
  2013年   2篇
  2012年   9篇
  2011年   7篇
  2010年   9篇
  2009年   8篇
  2008年   8篇
  2007年   8篇
  2006年   6篇
  2005年   1篇
  2004年   3篇
  2003年   2篇
  2002年   1篇
排序方式: 共有81条查询结果,搜索用时 15 毫秒
1.
GPS系统中提出了一种新的信号形式,二进制偏移载波(BOC)调制是这种新的信号形式产生的技术关键。首先介绍了BOC调制的定义及其频谱特性,然后阐述了基于FPGA(现场可编程门阵列)硬件平台的BOC调制实现方法,并给出了仿真波形。结果表明,该实现方法是值得提倡的。  相似文献   
2.
利用现场可编程门阵列(FPGA)的内部资源,在FPGA中实现了高精度时间间隔测量系统的设计。  相似文献   
3.
介绍了ARM(advanced RISC machines,英国电子公司)和FPGA(可编程逻辑阵列)在水声浮标(文中简称新型浮标)数据采集存储中的应用。利用FPGA丰富的硬件资源实现新型浮标系统多通道同步采样,并在ARM模块中移植Windows FAT32文件系统,嵌入USB底层驱动,实现采集数据的高速存储。描述了系统设计与实现,并对该数据采集存储系统进行了通道隔离度、动态范围、系统自噪声和功耗等指标测试。实验结果表明,该系统通道隔离度90d B(参考1V);动态范围≥110d B(参考1V);系统自噪声≤40d B(参考1 n V);系统总功耗为4.2 W。  相似文献   
4.
在分析数控振荡器(NCO)工作原理的基础上,以低频信号为例,研究了影响NCO性能的几个因素。结合杂散特性,着重讨论了频率控制字误差对输出频率带来的影响,提出在相位累加器中加入小数部分补偿,以使降低信号频率门限值和提高输出的准确性。最后采用FPGA(现场可编程门阵列)实现了带有小数补偿的NCO,在兼顾硬件资源的同时优化了系统性能,另外通过仿真验证了这种方法的可行性。  相似文献   
5.
针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder技术,将MatLab/Simulink设计工具和QuartusⅡ有效的结合起来,根据电网谐波分析的要求设计了64阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目标。  相似文献   
6.
采用直接数字频率合成(DDS)技术设计的Loran—C信号源,具有输出杂散多且难以预测的缺点。基于对DDS基本原理的研究分析,针对DDS输出信号存在的相位舍位杂散问题,对其关键部位的相位累加模块进行优化设计,并基于FPGA技术,在QuartusII环境下完成了对Loran.C信号源的实现与仿真验证。结果表明,通过优化的设计算法能够产生失真小,稳定度好的输出波形,从而验证了该方法抑制杂散的有效性与可行性。  相似文献   
7.
介绍了数字滤波器理论及其常见实 现方法的基础,提出了一种基于EPGA的高效实现方案''该方案采用对称结构,加法、乘法运算和级联技术,利EPGA 芯片Maxplus软件对该方案进行了仿 真验证。结果表明基于EPGA的实现方案速度快、实时性好%节省硬件资源,具有重要的工程应用价值。  相似文献   
8.
范文龙  董峰  傅雨田 《遥感学报》2014,18(Z1):30-34
针对中国科学院上海技术物理研究所研制的1500元红外线列焦平面探测器的输出特性,提出了以低噪声运放为核心的信息获取电路和以FPGA(Field Programmable Gate Array)为核心的数据预处理的设计方案,实现了驱动电路和探测器的良好匹配,较好地发挥了探测器高灵敏度的特性.测试结果表明,该方案不仅对系统获得优于50 mK噪声等效温差的高灵敏度成像起到了重要作用,足够宽的量化设计还保证了系统的动态范围和图像的丰富层次.该设计方案已成功应用在一些其他类型的红外焦平面探测器中.  相似文献   
9.
基于FPGA的便携式BPC定时接收机设计   总被引:1,自引:1,他引:0  
介绍了一种基于FPGA的便携式低频时码接收机系统的设计方案。该接收机的特点是体积小,功耗低,方便户外工作人员携带。描述了该接收机的硬件系统结构,给出了软件算法。硬件结构中,使用了ALTERA公司的EP2C70F672C8芯片,软件部分在QuartusⅡ开发环境下完成。系统测试结果表明,按本方案设计的接收机集成度高,可靠性好,易扩展,易升级,具有一定的实用价值。  相似文献   
10.
一种IIR滤波器的FPGA设计与仿真   总被引:2,自引:0,他引:2  
在分析IIR滤波器结构的基础上,借助Mat lab完成一种基于FPGA的级联型IIR滤波器的设计与实现,同时设计并生成向量文件(.vec文件),在QuartusⅡ中完成向量文件的仿真。仿真结果表明文中设计的IIR滤波器能够高效完成滤波功能,同时通过向量文件的激励引入能够增强FPGA的仿真能力。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号