排序方式: 共有59条查询结果,搜索用时 15 毫秒
1.
2.
对CPLD(复杂可编程逻辑器件)技术的基本特征和发展趋势作了简要介绍,揭示了该技术在现代数字系统中的重要地位及作用.利用CPLD对时统设备IRIG-B码产生器进行集成,其实验结果表明,集成了的B码产生器不但简单、可靠,而且便于调试,克服了以往硬件电路复杂的缺点. 相似文献
3.
4.
一种新的多通道GPS共视资料的处理算法 总被引:2,自引:0,他引:2
提出了一种按仰角加权的多通道GPS共视资料处理算法,充分利用了所有观测数据,同时抑制了多径等因素影响,从而可提高共视比对精度。对日本邮政省通讯研究所(CRL)和国家授时中心(NTSC)2002年5月~2003年3月的多通道共视比对的处理结果表明,新的处理算法结果更接近真实钟差。 相似文献
5.
6.
一种双向测距与时间同步系统的设计与分析 总被引:1,自引:0,他引:1
在研究双向单程伪距测量原理的基础上,设计了双向测距与时间同步(DRTS)终端系统总体构架,阐述了在系统中使用的技术,并搭建了基于DSP+FPGA的双向测距与时间同步系统软硬件平台。实验结果表明,此系统的码速率为5MHz、中心频率为15MI-Iz时,测距和时间同步的分辨率可达0.15cm和5ps(@1S),采用不同频率源时测距和时间同步的精度分别为1.038m和3.46ns,采用相同频率源时分别为0.28cm和9.43ps(参考频率稳定度1×10^-10/d量级)。与国外同类产品相比具有测量精度优势,但考虑通用性,此系统的硬件仍需进一步优化,软件上需要做到码速率可调。 相似文献
7.
8.
9.