排序方式: 共有24条查询结果,搜索用时 31 毫秒
11.
基于CPLD的高精度可调脉冲信号发生器研制 总被引:1,自引:0,他引:1
为满足精密时间间隔测量设备的测试需要,研制了一种时间间隔可调的高精度脉冲信号发生器。利用计算机串口控制的方式,结合复杂可编程逻辑器件(CPLD)集成度高、可靠性好及工作速度快的优点,采用A1tera公司的设计软件QuartusII进行设计仿真及实现。仿真与实测实验表明,该脉冲信号发生器不仅可以产生单路可调脉冲信号,而且能产生多路可调脉冲信号,产生的单路秒脉冲信号的1s取样Allan方差为1.84×10^-11;产生的时间间隔为100ns的多路脉冲信号的1s取样Allan方差为2.36×10^-11,2路信号之间的时间间隔数据系列的峰一峰值为101ps,可以满足多通道时间间隔测量设备测试要求的稳定度与准确度。 相似文献
12.
线阵CCD数据的高速采集与存储 总被引:14,自引:3,他引:11
在各种高精度线阵CCD应用系统中,需要对像元输出信号进行快速采样、存储及数据处理。CCD数据采集的采样速率不仅与A/D转换器的转换速率等因素有关,同时还与数据传送方式密切相关。以高精度线阵CCD TCD1501D和高速A/D转换器TLC5510为例.详细分析了CCD和A/D转换器的工作时序,采用CPLD设计方法,将CCD的输出信号进行高速A/D转换,并将结果直接存入存储器中。 相似文献
13.
针对被动型铷原子频标电路模块中由三极管等数量众多的分立元件搭建的9倍选频放大模拟电路和种类繁多的集成电路搭建的5.3125 MHz综合器电路,给出了数字化电路解决方案。在此新方案中,通过使用一种复杂可编程逻辑器件对锁相环进行编程控制,可以实现对10 MHz参考信号18倍频的精确控制;同时,利用该复杂可编程逻辑器件内部"虚拟"的集成电路对10MHz参考信号进行分频变换可以得到5.3125MHz信号。实际使用证明,这种设计方案具备易于集成、调试简单的优点,在替换原有模拟倍频、综合器功能电路后,成功实现整机锁定,各项性能指标均达到或优于原有水平,使整机向数字化、小型化迈出重要的一步。 相似文献
14.
CPLD在数据采集系统中的应用 总被引:4,自引:1,他引:4
本文介绍了ALTERA公司的CPLD为核心的高精度CTD剖面仪采集系统设计实例,讨论了有关CPLD在应用中遇到的实际问题。 相似文献
15.
16.
针对网上教学系统关键技术,提出了一种采用CPLD来实现三重DES加密算法的设计方法.最后用一片Altera的MAX7128S实现了该算法. 相似文献
17.
提出了在基于DSP(Digital Signal Processor,数字信号处理器)的图像采集处理系统中,利用CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)实现对视频前端SAA7111解码后的视频数据按一定格式进行控制存储,以及完成前端采集与后端处理协调工作的方案.对CPLD中的各模块进行了详尽说明,给出了仿真波形. 相似文献
18.
基于GPS的CCD相机同步控制器 总被引:3,自引:0,他引:3
介绍了一种基于复杂可编程逻辑器件 (CPLD)和GPS的CCD相机同步控制器 ,阐述了控制器的硬件、软件设计思想 ,讨论了高精度时钟的实现 ,并给出了测试结果 相似文献
19.
介绍了一种专门使用数字信号处理器(DSP)和可编程逻辑器件(CPLD)来实现数字强震仪的低功耗设计,给出了系统的结构框图,并且就数字强震仪在硬件设计和软件实现的节能技术进行了描述。该强震仪完全能够满足自由场的强震观测和建筑物的结构观测。 相似文献
20.
针对电磁法观测系统在使用过程中的开机自检要求,分析常用测量系统及地球物理仪器的检测信号特征,通过对已有机制进行研究和对比,结合现有信号产生电路的优势,提出一种功耗低、精度高、设计简单的自检信号发生器实现方案.基于该方案设计了一套实现电路,其以CPLD为核心,由精密参考电压源、模拟开关及运算放大器等器件构成,并对该电路进行仿真与测试.通过系统稳定性分析,采用波特图与奈奎斯特图表明信号发生电路的稳定性符合设计要求.经仿真与测试,能够通过换挡开关产生幅值为20μV~2 V、频率范围在1 Hz~100 kHz的自检脉冲信号,频率稳定在1%,重复测试相位稳定度小于1.5%,幅值误差可以优化到1%以内,且能通过其稳定的谐波分量来获取该系统带宽更宽的通道测试响应.测试结果表明,该自检信号发生器电路实际功耗小于0.3 W,20μV~2 V幅值范围和1 Hz~100 kHz频率范围内性能指标的测量结果和仿真结果相符,并成功应用于某监控系统.利用该信号发生器电路实现自检具有操作方便、成本低、易于设计等优点,能够有效的弥补其它自检模式的缺陷. 相似文献