共查询到10条相似文献,搜索用时 31 毫秒
1.
在中国区域定位系统(Chinese Area Positioning System,CAPS)中,带通滤波器是用户接收机的重要组成部分,对于宽频测距码来说,其群时延特性是测距的重要误差来源之一.分析了接收机码跟踪环路,给出相关函数估算测距偏差,对带通滤波器群时延开展仿真分析,并研究了改进接收机设计以优化群时延特性的方法.研究对GNSS接收机的射频和环路设计有一定借鉴意义. 相似文献
2.
该文对卫星导航接收机中的码跟踪环路进行了研究,主要叙述了锁相环(PLL)、数字环路滤波器、延迟锁定环(DLL)的原理和实现DLL的两种方式,并对这两种实现方式作了仿真。 相似文献
3.
4.
5.
在被动型氢原子钟数字伺服电路中,使用FPGA对误差信号进行数字信号处理。设计了一种简单的低通滤波器,与传统的FIR滤波器相比,节省了FPGA的使用资源,并且性能优于传统滤波器,能够很好地应用于被动型氢钟。 相似文献
6.
简单介绍了小型氢原子钟的分类以及Q增强型氢钟的原理,设计了一种具有腔Q值及反馈环路相位稳定特性的Q增强型氢钟的正反馈电路,并给出实现方案以及实验数据,数据表明了该系统方案的可行性。提出了以数字信号处理器(DSP)为主的新的方案。 相似文献
7.
一种C波段射频滤波器的设计 总被引:1,自引:0,他引:1
介绍了一种应用于C波段接收机射频前端,并利用耦合微带线设计的射频滤波器。利用ADS软件的仿真结果验证了所设计的射频滤波器具有如下特性:中心频率为C1;80MHz通带内信号起伏较小;噪声系数约1.8dB;能有效抑制镜像信号干扰,满足设计要求。 相似文献
8.
在高速有限冲击响应(Finite Impulse Response,FIR)数字滤波器的设计中,随着滤波器阶数的增加,保持数据流速率和有效使用硬件资源成为设计的一个重点和难点。基于高速并行有限冲击响应数字滤波器的基本原理,提出了一种将位平面法、正则有符号系数(Canonical-Signed Digit,CSD)编码算法和抽取算法应用于并行有限冲击响应数字滤波器的改进方法。设计通过Matlab仿真,在Quartus II中编译、仿真、综合后下载到现场可编程门阵列(Field Programmable Gate Array,FPGA)中进行测试,结果显示,这种改进方法较好地解决了滤波器阶数和数据流速率与硬件资源之间的关系。 相似文献
9.
10.
本文利用泛函求极值,即变分的方法给出数值滤波器设计的一种新定义,得到了推广的威特克问题的变分解,获得了调整参数ε、振动周期p和频率响应A三者之间的关系式,并给出W-VK阶数值滤波器的实用计算公式。 相似文献