首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   0篇
测绘学   6篇
  2020年   1篇
  2014年   3篇
  2013年   1篇
  2012年   1篇
排序方式: 共有6条查询结果,搜索用时 203 毫秒
1
1.
BOC调制方式提升了导航信号的性能和频谱资源利用率,但是自相关函数的多峰特性使信号接收面临新的问题。本文研究高阶BOC调制方式及其无模糊跟踪技术,主要分析了Bump-Jump算法、BPSK-like算法、SCPC算法和双环路算法,比较不同跟踪技术的硬件复杂度、计算复杂度、跟踪精度和跟踪稳定性,结果可为接收机设计提供参考。  相似文献   
2.
针对高精度测量系统的时间基准确定和相位校准需求,提出了一种时间基准的高精度相位确定和校准方法,以解决系统中校准精度较低的问题. 该方法利用现场可编程门阵列(FPGA)延迟线对时间基准进行延时控制并且结合相位跳变检测技术.首先准确判断时间基准在被系统时钟采样时发生相位跳变的区间,其次准确测量出稳定时间基准所需要的延时值,最后对时间基准进行内部延迟,并对延迟后的时间基准进行系统同步. 所提方法具有校准精度高、设计简洁的特点. 搭建了一套仿真验证平台并结合计算机对所提方法进行了功能性验证.所提方法已应用在高精度测量系统中.   相似文献   
3.
通过分析A1tBOC(15,10)信号的功率谱密度、自相关函数,得出该信号在码跟踪性能上的理论优势,并根据Betz码跟踪评估理论仿真分析了接收机前端带宽、相关器间隔、环路鉴别器类型、载噪比以及全频带和单边带两种接收方式对该信号码跟踪精度的影响,并且通过与BPSK(10)、BOC(15,10)和单边带AltBoc(15,10)信号对比,得出AltBOC(15,10)信号在码跟踪精度上的优势,为AltBOC接收机设计提供理论依据。  相似文献   
4.
随着卫星导航接收机性能的倍增,接收机内数字集成电路规模日益庞大,仿真验证能力已经成为制约规模庞大、功能复杂的数字接收机集成电路设计制造的瓶颈。仿真验证作为芯片前端设计验证的重要环节正不断进步,传统的卫星导航接收机使用的NC-Sim、ModeSim等软件仿真的速度劣势尽现,难以胜任大数据量仿真验证;现场可编程门阵列加载Chip-Scope在线仿真验证虽然速度很快,但是可见波形少,存储数据长度有限,无法设置触发条件,每次修改后需要花费大量的时间重新综合、布局布线,无法适应现代数字卫星导航接收机集成电路开发的需求。为适应北斗导航接收机数字基带芯片的开发需求,设计了一种采用Palladium硬件仿真加速器的卫星导航接收机通用验证平台,实时接收基带数据,完全模拟卫星导航接收机工作的实际状态。对大规模集成电路设计而言,与传统方法相比,具有综合时间最短、仿真时间最少、所有信号波形可见、数据存储长度大、触发条件可灵活配置的卓越性能。  相似文献   
5.
高精度动态延时控制器在信道模拟系统中有着广泛的应用,对于普通结构的滤波器而言,无法实现任意值延时。Farrow结构滤波器可消除输出结果对滤波器系数的依赖性,使之只与延时量相关,满足高精度动态延时控制器的需求。日趋完善的高速存储技术,实现大规模整数点存储成为了可能,可提高每个采样点的精度。采用DDR+Farrow结构实现延时既可以提高延时精度,又便于实时控制。  相似文献   
6.
现阶段导航接收机设计的基本架构是FPGA+DSP或者FPGA+ ARM 的工作方式。接收机存在研发时间长,研发难度较大的特点,且DSP/ARM 处理环路跟踪的同时需处理协议上的许多操作,在实现上较为复杂,实时性不高。基于SOC技术,利用Xilinx公司提供的协处理器软核代替DSP部分功能,用于在单片FPGA内实现导航接收机的跟踪环路,并根据实际情况,设计了硬件加速器和相关值预处理模块,利用时分复用的方式节约了硬件资源,在单片FPGA上实现了跟踪环路的设计,降低了硬件成本,为高性能导航接收机芯片设计提供了一种思路。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号